obsidian-notes/数字电路/缓冲.md
CSSC-WORK\murmur 3e6078442b init version
2024-04-15 11:19:57 +08:00

7.0 KiB
Raw Permalink Blame History

title updated created
缓冲 2022-08-08 08:35:55Z 2022-01-08 13:17:43Z



<html><head></head>

数据输出用高速buffer NC7SZ126 每路都4.7k下拉

输入采用的高速开漏buffer须上拉 NC7WZ07 例中390R上拉

参考USRPX3X0中SPI+buffer示例.png 

带开漏的双路buffer SN74LVC2G07 74LVC2G07

buffer需根据输入输出以就近原则优化放置位置


不带开漏的双路buffer SN74LVC2G34 可工作至100M带载能力±24mA

74HCT2G04GW

有些器件可以当buffer使用 SNx4LV245A 带载能力 -15mA/+24mA实际是8路三态总线收发器带方向控制和迟滞比较器可以重整波形


buffer一般不带电平转换但宽压、耐压使可【高-低】转换,反之不行


不同buffer带载能力不一样一般都不会太差


优选速度高100MHz、带载强±20mA、体积小sc70、易采购的器件


施密特触发器 SN74AUP1T17 74LVC2G14,1G14可用于输出信号整形、缓冲参考USRPX3X0中SN74AUP1T17作为输出缓冲.png 

74LVC1G14速率可达100MHz输出电流可达24mA

</html>