--- title: defnote.qrich updated: 2022-01-08 13:17:42Z created: 2022-01-08 13:17:42Z ---
常用10MHz,100MHz
100MHz拆机件少,需要定制,相噪好
10MHz通信设备上用的比较多,拆机件便宜,100MHz等效相噪差,通过HMC1031+CVHD-950锁相能获得较好的相噪,见锁相后的相噪.png
对于普通PLL(835已推测),-145dBc/Hz@10kHz的相噪水平即已够用
2021.06
HMC835明确说明如下,转换为100MHz即为-142~-147@10k
初步想法是
10MHz做参考,可输入输出,
同一IO口实现时内部采用功分结构,作为输出是功分直接输出,作为输入时关断内部晶振供电,参考SynthHD设计.png
不同IO口则需要开关配合,输出可加buffer改善波形
通过HMC1031+CVHD-950锁相得到100/102.4MHz,此时100/102.4相噪特性较好,对外参考的指标特性需求不高,但短处也在于此,不能通过外参考改善前端的整体相噪水平
102.4MHz
以上原理通过微调10MHz参考的方式不能获得102.4MHz的输出(原因),如果直接采用HMC832/5锁相的方法产生102.4MHz的信号,
实测相噪特性为-135dBc/Hz@1kHz,-135dBc/Hz@10kHz ( FSWP_HMC535_102.4MHz_2018-07-04_15-48-02.JPEG )
与datasheet值(HMC835低频输出指标参考值.png HMC832低频输出指标参考值.png )差距较大,可能是工作模式(Int/Frac)和环路参数的优化对象不同所致,建议采用datasheet采用的环路滤波参数重测
4GHz输出的相噪与datasheet的参考值差距不大(FSWP_hmc835_4GHz_2018-07-03_14-59-14.JPEG )